Introducing
Your new presentation assistant.
Refine, enhance, and tailor your content, source relevant images, and edit visuals quicker than ever before.
Trending searches
Front-side bus, también conocido por su acrónimo FSB. Se refiere a la interfaz de comunicación externa del procesador con el chipset y el resto del sistema informático.
hay diferentes velocidades de FSB (667MHz, 800MHz, 1066MHz, 1333MHz y 1600MHz) una placa base de 1066 soporta procesadores de 1066MHz y menor (667MHz y 800MHz) pero NO SOPORTA velocidades mayores (1333MHz y 1600MHz).
BUS GRAFICO DE ALTA VELOCIDAD
AGP VOLTAJE MODOS
AGP 1.0 3.3 VOLTIOS 1X,2X
AGP 2.0 1.5 VOLTIOS 1X,2X,4X
AGP 2.0 UNIVERSAL 1.5 Y 3.3V 1X,2X,4X
AGP 3.0 1.5 VOLTIOS 4X,8X
El puente norte o northbridge: es uno de los dos chips en el núcleo lógico del conjunto de chips de una placa madre.Se llama “norte” este sector por ubicarse en la parte superior de las placas madre.Su función principal es la de controlar el funcionamiento del bus del procesador, también controla las funciones de acceso desde y hasta microprocesador, AGP o PCI-Express, memoriaRAM, vídeo integrado (dependiendo de la placa) y Southbridge. De esa forma, sirve de conexión (de ahí su denominación de "puente") entre la placa madre y los principales componentes de la PC: microprocesador, memoria RAM y tarjeta de vídeoAGP o PCI Express
La versión original del bus PCI es de 32 bits de ancho y su velocidad de reloj es de 33 MHz, lo que en teoría permite un rendimiento de 132 Mb/s a 32 bits. En las arquitecturas de 64 bits, el bus funciona a 64 bits y su rendimiento teórico es de 264 Mb/s.
Con el fin de actualizar el estándar PCI, se formó un grupo de interés compuesto por un gran número de fabricantes, apodado PCI-SIG (Grupo de interés especial de PCI). Se publicaron actualizaciones del bus. La versión 2.0 del 30 de abril de 1993 definió la forma de los conectores y las tarjetas adicionales, y le confirió una velocidad de reloj de 66 MHz, en contraste con los 33 MHz de la versión 1.0. De esta manera se logró duplicar el rendimiento teórico hasta alcanzar los 266 MHz a 32 bits.
bus psi 32bits
El bus LPC o Low Pin Count, es un bus usado en computadoras personales IBM-compatibles para conectar dispositivos de bajo ancho de banda al CPU, como la BIOS y dispositivos “antiguos” de entrada/salida del chip Super I/O. Estos dispositivos “antiguos” incluyen puertos paralelos y seriales, mouse, teclado, controlador de la disquetera.
El System Management Bus (SMBus o SMB) es un bus two-wire (transmisión de dos direcciones simultáneamente), derivado del protocolo serial I2C de Philips y usado para la comunicación de dispositivos de bajo ancho de banda - El SMBus fue definido por Intel en 1995. Su rango de frecuencia de reloj es de 10 kHz a 100 kHz (PMBus extiende esto hasta los 400 kHz)
El Bus SPI (del inglés Serial Peripheral Interface) es un estándar de comunicaciones, usado principalmente para la transferencia de información entre circuitos integrados en equipos electrónicos.