Loading presentation...

Present Remotely

Send the link below via email or IM

Copy

Present to your audience

Start remote presentation

  • Invited audience members will follow you as you navigate and present
  • People invited to a presentation do not need a Prezi account
  • This link expires 10 minutes after you close the presentation
  • A maximum of 30 users can follow your presentation
  • Learn more about this feature in our knowledge base article

Do you really want to delete this prezi?

Neither you, nor the coeditors you shared it with will be able to recover it again.

DeleteCancel

Make your likes visible on Facebook?

Connect your Facebook account to Prezi and let your likes appear on your timeline.
You can change this under Settings & Account at any time.

No, thanks

Diseño Logico De Procesadores

No description
by

Jekferson Diaz

on 5 April 2013

Comments (0)

Please log in to add your comment.

Report abuse

Transcript of Diseño Logico De Procesadores

DISEÑO LÓGICO DE PROCESADORES. UNIDAD CENTRAL DE PROCESAMIENTO
(CPU) Su función es ejecutar los programas almacenados en la memoria central, tomando sus instrucciones, examinándolas y ejecutándolas unas tras otra. DISEÑO LOGICO DE PROCESADORES CONJUNTO DE REGISTROS Almacena los datos que se usan durante la ejecución de las instrucciones. Son varios registros que se van a ejecutar. Lleva a cabo las micro operaciones requeridas para ejecutar las instrucciones. Suma, resta, multiplicación y división. UNIDAD ARITMÉTICA LÓGICA (ALU) UNIDAD DE CONTROL Supervisa las transferencia de información entre los registros e instruye a la Unidad Aritmética Lógica ALU CONTROL Es la forma de organizar los accesos a las operaciones, las cuales se almacenan en registros del procesador para ser más rápido el proceso de búsqueda. ORGANIZACIÓN GENERAL DE LOS REGISTROS PALABRA DE CONTROL Nos permite verificar los datos a procesar y las operaciones a ejecutar. Podemos decir que la instrucción es la palabra de control Es el registro que contiene la dirección para la pila, ya sea para cambiar, sacar o meter. ORGANIZACIÓN DE UNA PILA Es un dispositivo que permite almacenar información. Posee dos operaciones: inserción y el borrado de datos. Es un stack o pila o lista, último en entrar, primero en salir. APUNTADOR DE PILA (SP). LIFO PILA: (PUSH) (POP) Se implementa en la CPU para asignar una parte de la memoria a una operación de pila y al usar un registro de procesador como un apuntador de pila. PILA DE MEMORIA FORMATO DE LAS INSTRUCCIONES. Una computadora tendrá varios formatos de códigos de instrucciones. Normalmente el formato de una instrucción se muestra en una caja rectangular que simboliza los bits de instrucción conforme aparece en la palabra o memoria o en un registro de control.

Los bits de la instrucción se dividen en grupos llamados campos. En ella se almacena programas o instrucciones, datos u operandos y pila. El campo de operación de una instrucción especifica la operación que se va a ejecutar. Esta operación debe realizarse sobre algunos datos almacenados en registros de computadora o en palabras de memoria. MODOS DE DIRECCIONAMIENTO TRANSFERENCIA Y MANIPULACIÓN DE DATOS Las computadoras proporcionan un amplio conjunto de instrucciones para dar al usuario la flexibilidad de realizar diferentes tareas computacionales.

Las instrucciones de transferencia de datos mueven datos de un lugar en la computadora a otro sin cambiar el contenido de los datos.

Las transferencias más comunes son entre registros del procesador y memoria, entre registros del procesador y entrada o salida y entre los mismos registros del procesador. CONTROL DEL PROGRAMA Las instrucciones siempre se almacenan en localidades de memoria sucesivas. Cuando se procesan en la CPU, las instrucciones se recuperan de localidades de memoria consecutivas y se ejecutan. Cada vez que se recupera una instrucción de la memoria, el contador de programa se incrementa para que contenga la dirección de la siguiente instrucción en secuencia.

En las computadoras digitales, porque proporciona un control sobre el flujo de ejecución de un programa y la posibilidad de transferir el control a diferentes segmentos del programa. REPÚBLICA BOLIVARIANA DE VENEZUELA
MINISTERIO DEL PODER POPULAR PARA LA DEFENSA
UNIVERSIDAD NACIONAL EXPERIMENTAL POLITÉCNICA DE LA FUERZA ARMADA NACIONAL
UNEFA NUCLEO GUACARA DISEÑO LOGICO DE PROCESADORES INTEGRANTES:
JEKFERSON DIAZ
LUIS CALZADILLA
EDUARD CHAVEZ
LUIS CHACON
Full transcript